FYSS6410 Digitaalielektroniikka (4 op)

Opinnon taso:
Syventävät opinnot
Arviointiasteikko:
0-5
Suorituskieli:
englanti, suomi
Vastuuorganisaatio:
Fysiikan laitos
Opetussuunnitelmakaudet:
2024-2025, 2025-2026, 2026-2027, 2027-2028

Kuvaus

  • Boolen algebra

  • Boolen funktioiden minimointi eri menetelmillä

  • NMOS -, CMOS -, TTL -, ECL – logiikka

  • Kombinaatiologiikka ja sen suunnittelu

  • Staattinen ja dynaaminen hasardi.

  • PLA, PAL, ROM ja RAM piirit

  • Taso ja reunaherkät kiikut (SR, D, T, JK)

  • Synkroniset laskurit ja sekvenssipiirit.

  • Synkronisten sekvenssipiirien synteesi.

  • VHDL 

Osaamistavoitteet

Opintojakson suoritettuaan opiskelija osaa

  • Boolen algebran perusteet.

  • Boolen funktioiden minimoinnin.

  • tunnistaa eri logiikka piiriperheet.

  • toteuttaa kombinaatio logiikkaa.

  • kuvata ohjelmoitavien logiikkapiirien toiminnan.

  • tunnistaa synkronisten laskuripiirien eri rakenneosat.

  • suunnitella ja toteuttaa synkronisia laskuripiirejä.

  • tunnistaa synkronisen ja asynkronisen piirin eron. 

Esitietojen kuvaus

FYSS6301 Elektroniikka, osa A ja FYSS6302 Elektroniikka, osa B 

Oppimateriaalit

Luentomateriaali

Kirjallisuus

  • John F. Wakerly. DIGITAL DESIGN: Principles and Practices, fourth edition. ISBN 0-13-186389-4.
  • Victor P. Nelson, H. Troy Nagle, J. David Irwin, Bill D. Carrol. DIGITAL LOGIC CIRCUIT ANALYSIS & DESIGN. Prentice hall. ISBN 0-13-463894-8.

Suoritustavat

Tapa 1

Arviointiperusteet:
Kurssin asiasisällöt opiskellaan tekemällä simulaatioita sekä lopuksi ohjattu käytännön mittaus. Arvosana määräytyy loppukokeen perusteella.
Opetusajankohta:
Periodi 3, Periodi 4
Valitaan kaikki merkityt osat
Suoritustapojen osat
x

Itsenäinen työskentely (4 op)

Tyyppi:
Itsenäinen työskentely
Arviointiasteikko:
0-5
Suorituskieli:
englanti, suomi

Opetus